台积电将于明年下半年开始量产其2nm(N2)制程工艺,目前台积电正在尽最大努力完善该技术,以降低可变性和缺陷密度,从而提高良率。
射频微波器件采购网(www.ic-king.com)专注整合国内外厂商的现货渠道,实时查询射频微波器件代理商的真实库存,提供合理的行业价格,放心采购射频微波器件,是国内专业的射频微波芯片采购平台。
一位台积电员工最近对外透露,该团队已成功将N2测试芯片的良率提高了6%,为公司客户“节省了数十亿美元”。
这位自称 Kim 博士的台积电员工没有透露该代工厂是否提高了 SRAM 测试芯片或逻辑测试芯片的良率。
需要指出的是,台积电在今年1月份才开始提供 2nm 技术的穿梭测试晶圆服务,因此其不太Pi Supply代理商可能提高之前最终将以 2nm 制造的实际芯片原型的良率,所以应该是指目前最新的2nm技术的良率改进。
提高 SRAM 和逻辑测试芯片的良率确实非常重要,因为它可以为客户节省大量成本。
台积电的 N2 将是该公司首个使用全环绕栅极 (GAA) 纳米片晶体管的制程工艺,有望大幅降低功耗、提高性能和晶体管密度。
台积电的GAA纳米片晶体管不仅比 3nm FinFET 晶体管小,而且通过提供改进的静电控制和减少泄漏而不影响性能,它们实现了更小的高密度 SRAM 位单元。
其设计增强了阈值电压调谐,确保可靠运行,并允许逻辑晶体管和 SRAM 单元进一步小型化。然而,台积电将不得不学习如何生产具有可观良率的全新晶体管。
与在 N3E 制造节点上制造的芯片相比,在相同的晶体管数量和频率下,使用 N2 制造技术制造的芯片的功耗预计会减少 25% 到 30%,在相同的晶体管数量和功率下,性能会提高 10% 到 15%,晶体管密度会增加 15%。
台积电预计将于 2025 年下半年(可能在 2025 年底)开始大规模量产其N2制程。为此,台积电应该有足够的时间来提高良率和降低缺陷密度。

△原推文已无法查看,原发帖账号似乎也已注销,仅相关评论还在
- RTX5080 移动版跑分首曝:18% 性能飞跃 笔记本显卡进入 50 系时代
- 艾迈斯欧司朗:2024 积厚,2025 向新,车载激光雷达解决方案量产提速
- “缩水版” FSD 入华,特斯拉为何如此着急?背后真相大揭秘
- 美国 AI 融资狂潮:970 亿美元砸向初创公司 泡沫还是黄金时代?
- 阿斯顿?马丁 Arm 合作,F1 赛场推动 AI 公平,开发赛车运动 STEM 教育课程
- 倪光南院士呼吁:拥抱开源 RISC - V,强化半导体产业链
- HDMI 2.2 带宽飙升至 96Gbps:DP 霸权终结 8K/VR 传输进入新纪元
- 苹果向台积电订 M5 芯片,下半年或量产,采用台积电 3nm 工艺,性能提升 30%
- 美光 1γ DRAM 正式出货,EUV 技术助力闪耀登场
- 阿里雷鸟深度绑定:AR 眼镜市场再添猛将 硬件 + 内容生态闭环成型
- McClarin 埃克森合作,复合材料生产突破,碳纤维成本降低 50%,应用于新能源汽车
- QNX 深度解码 2025 年汽车行业关键趋势
嵌入式 > FPGA(现场可编程门阵列)(集成电
通孔式电阻器(电阻器)
开关配件(开关)
RFI 和 EMI - 触头,簧片和衬垫(射频和无线
巴伦转换器 ,平衡-不平衡转换器(射频和无
同轴连接器(射频) > 同轴连接器(RF)组件
嵌入式 > FPGA(现场可编程门阵列)(集成电
射频收发器模块和调制解调器(射频和无线)
电源管理(PMIC) > 稳压器 - 线性(集成电
二极管 > 齐纳(分立半导体)
同轴连接器(射频) > 同轴连接器(RF)组件
嵌入式 > 片上系统(SoC)(集成电路(IC)























